Плата URFSOC47_8x6
ТСРП.468157.021
Плата приема, цифровой обрабоки и передачи радиосигналов. Выполнена на базе микросхемы Zynq UltraScale+ RFSoC фирмы AMD/Xilinx.
Технические характеристики
- Микросхема ПЛИС Xilinx Zynq UltraScale+ RFSoC XCZU047DR:
- 930000 System Logic Cells,
- 425000 CLB LUTs,
- 38Мбит Block RAM + 22.5Мбит Ultra RAM (встроенная блочная память),
- 4272 блока DSP48 (умножители 27x18),
- 4-х ядерный 64 разрядный процессор ARM Cortex-A53 с тактовой частотой до 1.3ГГц,
- 2-х ядерный процессор ARM Cortex-R5F с тактовой частотой до 533МГц для систем реального времени с низким потреблением.
- 8 аналого-цифровых преобразователей (АЦП):
- разрешение 14 бит,
- максимальная частота дискретизации 5ГГц,
- аналоговая полоса по уровню 3дБ: 0…6ГГц.
- 8 цифро-аналоговых преобразователей (ЦАП) (на разъёмы выведены выходы только 6 ЦАП):
- разрешение 14 бит,
- максимальная частота дискретизации 9.85ГГц.
- Оперативная память:
- память микропроцессора ARM Cortex-A53 DDR4-2400, объём 8Гбайт, организация 1Гх64.
- память ПЛИС DDR4-2400, объём 4Гбайт, организация 1Гх32.
- Внешние интерфейсы:
- USB 2.0 (USB-UART),
- SATA Host,
- Ethernet 1000BASE-T,
- Ethernet 10GBASE-T,
- DisplayPort,
- PCIE 4.0 x4,
- встроенный JTAG программатор и отладчик c интерфейсом USB, совместимый с Xilinx Vivado/Vitis.
- 16 буферизированных линий ввода-вывода КМОП 3.3В.
- Питание:
- напряжение питания: +10…+14В,
- потребляемая мощность: 15...60Вт (зависит от программного обеспечения, и количества задействованных ресурсов).
- Габариты платы: 190 x 120мм.
:format(png)/41f14cd8f3098a7.ru.s.siteapi.org/img/54b789332184e9aaf0f24794bb4766d1a76bce16.jpg)

